Aufgrund eines Rundungsproblems mit der Intel® Arria® 10 FPGA DDR4 IP in der Quartus® II Software Version 14.1 stimmt die während der RTL-Simulation gesehene vier aktive Windows-Zeit möglicherweise nicht mit der tFAW-Einstellung in der DDR4 IP-GUI überein, was zu einer geringeren Effizienz führt.
Ein Beispiel dafür, wenn Sie dies möglicherweise sehen, ist der Parameter IP Memory Clock Frequency auf 1066.667 MHz eingestellt.
Ändern Sie als Problemumgehung die Speichertaktfrequenz. Ändern Sie im oben genannten Beispiel die Memory-Taktfrequenz von 1066,667 MHz auf 1066,666 MHz und generieren Sie dann die DDR4 IP erneut.
Dieses Problem wird voraussichtlich in einer zukünftigen Version der Quartus II Software behoben.