Artikel-ID: 000080254 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 23.11.2011

Timing-bezogene Warnmeldungen für DDR2- und DDR3-SDRAM-Controller mit UniPHY bei der Freigabe von PLLs auf Stratix V-Geräten

Umgebung

    Intel® Quartus® II Anmeldungs-Edition
    PLL
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Bei der Instanziierung eines Designs im PLL/DLL-Slave-Modus auf einem Stratix V Gerät, der TimeQuest Timing Analyzer kann Warnmeldungen anzeigen Ähnlich wie folgt:

Warning: Ignored filter at slave_report_timing_core.tcl(176): slave_inst0|controller_phy_inst|memphy_top_inst|umemphy|uio_pads| dq_ddio[1].ubidir_dq_dqs|altdq_dqs2_inst|thechain|clkin could not be matched with a keeper or register or port or pin or cell or net Warning: Command get_path failed
Lösung

Dieses Problem hat keine Problemumgehung. Die Warnmeldungen können sicher ignoriert; Verlassen Sie sich jedoch nicht auf die Genauigkeit des resultierenden Timing-Analyse.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Stratix® V FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.