Artikel-ID: 000080234 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 26.09.2013

Warum wird beim Zugriff auf das ETH_RX_DATA Register die CPU-Schnittstelle der CPRI MegaCore-Funktion nicht mehr erneut angezeigt?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Wenn die ETH_RX_DATA Register wird über die CPU-Schnittstelle zugegriffen, die CPRI MegaCore-Funktion® wartet, bis ein Frame von Ethernet-Daten auf der Fast C &M Schnittstelle empfangen wird.  Wenn Sie die Fast C &M Schnittstelle nicht eingerichtet haben oder der Verbindungspartner nicht überträgt, wartet die CPU-Schnittstelle auf einen unbegrenzten Zeitraum und cpu_waitrequest Das Signal bleibt erhalten.

Altera® empfiehlt, dass Sie die CPRI_CM_STATUS Registrieren Sie sich, um sicherzustellen, dass ein RX Fast C &M-Kanal wie vom rx_fast_dm_ptr_valid Bit, bevor Sie auf die Ethernet-Register zugreifen.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 3 Produkte

Stratix® V FPGAs
Cyclone® V FPGAs und SoC FPGAs
Arria® V FPGAs und SoC FPGAs

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.