Kritisches Problem
Dieses Problem betrifft DDR2 und DDR3, LPDDR2, QDR II und RLDRAM II Produkte.
Auf Arria V- und Cyclone V-Geräten sind Hard-Memory-Controller-Optionen verfügbar für die Benutzeraktualisierung, selbsterfrischen oder das herunterfahren des Computers funktioniert es möglicherweise nicht korrekt für Schnittstellen mit zwei Chip-Selects. Dieses Problem kann dazu führen, dass die Simulation aufhängt, und in einigen Fällen kann dies zu Hardware führen Fehler.
Die Problemumgehung für dieses Problem besteht darin, die RTL-Datei altera_mem_if_hard_memory_controller_top_arriav.sv
zu bearbeiten (für
Arria V Designs) oder altera_mem_if_hard_memory_controller_top_cyclonev.sv
(für
Cyclone V Designs) und ändern Sie die folgenden Zeilen:
.localrefreshchip ( local_refresh_chip ),
.localdeeppowerdnreq ( local_deep_powerdn_req ),
.localdeeppowerdnchip ( local_deep_powerdn_chip ),
.localselfrfshreq ( local_self_rfsh_req ),
.localselfrfshchip ( local_self_rfsh_chip ),
�
An:
.localrefreshchip ( local_refresh_chip_wire ),
.localdeeppowerdnreq ( local_deep_powerdn_req ),
.localdeeppowerdnchip ( local_deep_powerdn_chip_wire ),
.localselfrfshreq ( local_self_rfsh_req ),
.localselfrfshchip ( local_self_rfsh_chip_wire ),
�
Dieses Problem wird in einer zukünftigen Version behoben.