Artikel-ID: 000080092 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 03.07.2015

Warum sehe ich eine low restricted fmax, wenn ich einen Floating-Point-Adapter in Arria 10 DSP-Block verwende?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Dieses Problem betrifft Designs, die auf Arria Gleitkommamodus von 10 DSP-Blöcken abzielen und wo Sie einen DSP-Block so konfigurieren, dass er im Multiplikations-Akkumulationsmodus betrieben wird. Sie kann dieses Problem erkennen, wenn Ihr Design den ALTERA_FP_ACC_CUSTOMER IP-Kern verwendet. Das Spezifikation erwartet fMAX, wenn die Pipeline 400 MHz überschreitet. Im Quartus II Software 15.0, die tatsächliche eingeschränkte fMAX beträgt ~298 MHz.

    Lösung

    Wenn Sie den DSP-Block multiplizieren, verwenden Sie das DSPBA-Tool, um einen Schaltkreis, der die Vorteile in erweitertem DSP Builder-Blockset nutzt.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.