Kritisches Problem
Automatische Peripherieplatzierung der Designlogik mit LogicLock™ - oder LogicLock Plus-Beschränkungen könnten eine Taktplatzierung zu generieren, die mehr Kernressourcen in einer Taktzone benötigt als verfügbar sind, was dazu führt, dass die erste Platzierung mit einer ähnlichen Fehlermeldung fehlgeschlagen ist Folgendes:
Error (170152): Initial placement of LogicLock Plus hierarchy failed after 2
attempts. LogicLock Plus region "|" had the largest number of placement
failures, but may or may not be the cause of the problem. You may be able to
correct the situation and achieve placement, by manually altering one or more
LogicLock Plus regions
Dieses Problem betrifft die Quartus® II Software, die Software für die Quartus Prime Standard Edition und die Quartus Prime Pro Edition Software.
Manuelles Festlegen alternativer Taktbereichsbeschränkungen für jede Logik, die nicht möglich ist Passt, weil es zu viele Ressourcen benötigt. Bei der Angabe alternativer Taktbereich Beschränkungen; die folgenden Optionen sind verfügbar:
- Verwenden Sie die
GLOBAL_SIGNAL
Zuweisung, um einen Takttyp anzugeben, der größer. - Verwenden Sie die
CLOCK_REGION
Zuweisung, um eine alternative Taktfrequenz anzugeben Region. - Verwenden Sie Standortbeschränkungen, um einen alternativen Taktpuffer zu wählen. Platzierung.