Artikel-ID: 000080039 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 23.11.2011

QDR II und QDR II SRAM-Controller mit UniPHY-IP-Kern arbeiten möglicherweise nicht unter 167 MHz

Umgebung

    Intel® Quartus® II Anmeldungs-Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Der IP-Kern arbeitet möglicherweise nicht zuverlässig mit Speichertaktfrequenzen weniger als 167 MHz.

Lösung

Verwenden Sie den IP-Kern nicht mit Speichertaktfrequenzen, die niedriger sind als 167 MHz für Stratix III- oder Stratix-IV-Geräte.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 2 Produkte

Stratix® III FPGAs
Stratix® IV FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.