Artikel-ID: 000080023 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 15.05.2015

Gibt es bekannte Probleme mit Stratix V IBIS-Modellen, die in der Quartus II Software für die SSTL- und HSUL-I/O-Standards mit Input OCT generiert werden?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Ja.  Aufgrund eines Problems in den Quartus® II Softwareversionen 13.1 Update 4 und früher zeigen Stratix® V IBIS-Modelle, die für die folgenden I/O-Standards mit Eingabe On-Chip Termination (OCT) generiert wurden, nicht das korrekte Verhalten.

    • SSTL-15 mit Input 20., 30., 40., 60.000 Uhr, 120. Oktober
    • SSTL-135 mit Input 20., 30., 40., 60.000 Uhr, 120. Oktober
    • SSTL-125 mit Input 20., 30., 40., 60.000 Uhr, 120. Oktober
    • SSTL-12 mit Input 60. OKTOBER, 120Er Jahr
    • HSUL-12 mit Input 34., 40., 48., 60., 80. Oktober
    Lösung Um dieses Problem zu umgehen, regenerieren Sie die IBIS-Modelle mit der Quartus II SoftwareVersion 14.0 oder neuer.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 4 Produkte

    เอฟพีจีเอ Stratix® V E
    เอฟพีจีเอ Stratix® V GS
    เอฟพีจีเอ Stratix® V GT
    เอฟพีจีเอ Stratix® V GX

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.