Artikel-ID: 000080002 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 10.02.2014

Warum hat die Qsys-Schnittstelle ein Buswidth-Missverhältnis zum Burstcount-Signal?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Quartus® II SoftwareVersion 13.1 kann Qsys fälschlicherweise die Bitbreite des Burstcount-Signals generieren, wenn die Avalon-MM-Komponente das beginbursttransfer_n Signal verwendet. Das VHDL-Design generiert einen Fehler für dieses Missverhältnis.

     

    Lösung

    Um dieses Problem zu umgehen, ändern Sie die Polarität des beginbursttransfer_n Signals, um den Beginbursttransfer_n-Signal zu starten oder das beginbursttransfer_n Signal von Avalon-MM-Komponente zu entfernen.

    Altera empfiehlt, dieses Signal nicht für neue Designs zu verwenden.

    Dieses Problem wird voraussichtlich in einer zukünftigen Version der Quartus II Software behoben werden.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.