Artikel-ID: 000078787 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 14.11.2013

Kritische Warnung (10169): Verilog HDL-Warnung bei alt_mem_ddrx_controller.v(495): Die Port- und Datendeklarationen für den Array-Port "afi_rrank" & "afi_wrank" geben nicht den gleichen Bereich für jede Dimension an

Umgebung

    Intel® Quartus® II Anmeldungs-Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung Diese kritische Warnung kann bei der Implementierung einer DDR2 SDRAM Schnittstelle mit DDR2 SDRAM High Performance Controller II mit ALTMEMPHY IP Version 12.0 angezeigt werden. Es besteht eine Diskrepanz mit den Deklarationen für die afi_rrank Portgröße afi_wrank , da der Parameter nicht korrekt übergeben wurde. Die Funktionalität wird dadurch jedoch nicht beeinträchtigt, da afi_rrank sie afi_wrank nicht im DDR2-Controller verwendet werden.
Lösung

Dieses Problem wurde mit der Quartus II Softwareversion 12.1 und neuer behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 10 Produkte

เอฟพีจีเอ Arria® II GX
Cyclone® III FPGAs
เอฟพีจีเอ Cyclone® III LS
เอฟพีจีเอ Cyclone® IV E
เอฟพีจีเอ Cyclone® IV GX
Stratix® III FPGAs
เอฟพีจีเอ Stratix® IV E
เอฟพีจีเอ Stratix® IV GT
เอฟพีจีเอ Stratix® IV GX
เอฟพีจีเอ Arria® II GZ

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte es Widersprüche zwischen der englischsprachigen Version dieser Seite und der Übersetzung geben, gilt die englische Version. Englische Version dieser Seite anzeigen.