Artikel-ID: 000078601 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 27.08.2013

Gibt es ein Problem mit Bus LVDS (BLVDS) in Arria II GX, Arria II GZ, Arria V und Stratix V Geräten?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    BLVDs funktionieren in den Arria® II GX, Arria II GZ, Arria V und Stratix® V Gerätefamilien nicht korrekt, wenn der BLVDS-I/O-Standard in der Quartus® II Software ausgewählt ist. Das Negative kann nicht umgeschalten werden und kann weiterhin tri-angegeben sein oder hoch fahren.

    Lösung

    Verwenden Sie für Stiftkontakte, die Sie als BLVDS verwenden möchten, den 2,5-V-Differential-SSTL-I/O-Standard in der Quartus II Software für die Gerätereihen Arria II GX, Arria II GZ, Arria V und Stratix® V.  Der BLVDS-I/O-Standard wird in 12.0 oder neueren Versionen der Quartus II Software für Projekte, die diese Gerätereihen verwenden, entfernt.

     

    Weitere Informationen zum Einsatz von BLVDS in Altera® Geräten finden Sie unter AN522: Implementierung der Bus LVDS-Schnittstelle in unterstützten Altera Gerätereihen (PDF).

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 12 Produkte

    เอฟพีจีเอ Arria® II GX
    เอฟพีจีเอ Arria® II GZ
    Arria® V FPGAs und SoC FPGAs
    Stratix® V FPGAs
    เอฟพีจีเอ Stratix® V GX
    เอฟพีจีเอ Stratix® V E
    เอฟพีจีเอ Stratix® V GS
    เอฟพีจีเอ Stratix® V GT
    เอฟพีจีเอ Arria® V GT
    Arria® V ST SoC-FPGA
    Arria® V SX SoC-FPGA
    เอฟพีจีเอ Arria® V GX

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.