Artikel-ID: 000078192 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 15.08.2012

Warum erhalte ich auf einem Stratix® V-Gerät eine Mindestzeitraums-Zeitüberschreitung im UniPHY-basierten DDR3 SDRAM-Controller?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    In der Quartus® II Softwareversion 11.1SP2 und früher können Mindestzeitraumsverstöße im Adress- oder Befehlsdatenpfad angezeigt werden, wenn das UniPHY-basierte DDR3 SDRAM Speicherschnittstellendesign in einem Stratix® V-Gerät mit der Benutzerlogik kombiniert wird, die über gepackte Register in der Peripherie verfügt.

    Lösung

    Dieses Problem wird ab der Quartus® II Softwareversion 12.0 behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 4 Produkte

    เอฟพีจีเอ Stratix® V GT
    เอฟพีจีเอ Stratix® V E
    เอฟพีจีเอ Stratix® V GS
    เอฟพีจีเอ Stratix® V GX

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.