Sie können einen differenzierten Eingangs- oder Ausgabepuffer in Ihrem Design instanziieren, indem Sie den AltIOBUF-Intel® FPGA IP Kern verwenden, der in der Intel® Quartus® Prime Software verfügbar ist.
Mit dem ALTIOBUF Intel® FPGA IP kern können Sie Ihre Eingangs- oder Ausgabe-Pins als Differentialempfänger oder Sender angeben und müssen dann sowohl die positiven als auch die negativen Signale an I/O-Pins portiert werden. Dieser Intel FPGA IP Kern wird ab den Gerätefamilien Stratix® III und Cyclone® III unterstützt.
Für Stratix® II, Cyclone® II, Arria® GX und frühere Gerätefamilien können Sie in Ihrem Design keinen differenzierten Puffer instanziieren. Verwenden Sie stattdessen die positive Ableitung des Differentialpaares in Ihrem Design und suchen Sie diese Kontaktstifte im Zuweisungs-Editor. Geben Sie diesem Stift eine I/O-Standardzuweisung mit dem Wert "LVDS" oder dem differentialen I/O-Standard, den Sie verwenden möchten. Im Gerätehandbuch finden Sie eine vollständige Auflistung der unterstützten I/O-Standards. Das Negative wird beim Kompilieren Ihres Designs automatisch dem entsprechenden kostenlosen Pin vom Kontaktstift zugewiesen. Diese Methode wird für alle Gerätefamilien unterstützt, die differenzierte I/O-Standards wie LVDS unterstützen.
Weitere Informationen zum AltIOBUF Intel FPGA IP kern finden Sie im AltIOBUF IP Core Benutzerhandbuch (PDF).