Artikel-ID: 000077956 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.09.2012

Warum unterstützt ALTLVDS_TX Megafunktion meinen Übertaktungsteilfaktor nicht?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

In der Quartus® II Software Version 9.0 besteht ein Problem mit der ALTLVDS_TX Megafunktion.

Das ALTLVDS_TX MegaWistelliges™ Plug-In unterbindet fälschlicherweise die Verwendung der Einstellungen für den Outclock Divide Factor (B) auf tx_outclock Port, die für Stratix® III- oder Stratix IV C2-Geschwindigkeitsklasse eine Ausgabe-Taktfrequenz zwischen 717 und 800 MHz ergeben.

Um dieses Problem zu beheben, führen Sie die folgenden Schritte durch:

  1. Öffnen Sie eine Eingabeaufforderung
  2. Navigieren Sie zum Verzeichnis, das die vom Assistenten generierte Wrapper-Datei enthält
  3. Geben Sie den folgenden Befehl mit dem relevanten B-Faktor und Dateinamen ein:

    qmegawiz -silent OUTCLOCK_DIVIDE_BY=

Alternativ können Sie auch die vom Assistenten generierte Wrapper-Datei manuell bearbeiten, um den outclock_divide_by Parameter auf den gewünschten B-Faktor zu ändern.

Dieses Problem wurde in der Quartus II Software Version 9.1 behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 2 Produkte

Stratix® III FPGAs
Stratix® IV FPGAs

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.