Artikel-ID: 000077902 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 23.11.2015

Interner Fehler: Untersystem: FIOMGR, Datei: /quartus/aktuell/fiomgr/fiomgr_io_bank.cpp, Zeile: 2379 m_single_ended_iostd_drive_strength >= 0

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Quartus® II Softwareversion 15.0 und früher kann dieser interne Fehler angezeigt werden, wenn Sie die JTAG-Pinzuweisung aus dem Standardwert ändern.

    In MAX® 10 Geräten sind JTAG-Pins Zweizweck-Pins. Wenn Sie die JTAG-Pin als dedizierte Pin verwenden, müssen Sie keine Pin-Zuweisung für den Pin ausführen. Dieser interne Fehler kann auftreten, wenn Sie die Pin-Zuweisung auf einen anderen als den Standardwert bearbeiten.

    Lösung

    Um den Fehler zu vermeiden, führen Sie einen der folgenden Schritte durch:

    • Setzen Sie alle JTAG Pin I/O-Standard auf den Standard-I/O-Standard im Pinplaner zurück.
    • Ändern Sie in den Standard-I/O-Standard zu 3,3-V LVCMOS
    • Gehen Sie zu Assignments -> Device -> Device and Pin Options -> Voltage -> change "Default I/O standard" (Standard-I/O-Standard) in 3,3-V LVCMOS

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® MAX® 10 FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.