Aufgrund eines Problems in den Quartus® II Softwareversionen 11.1 SP2 und früher können Sie bei der Durchführung einer Timing-Analyse mit dem schnell ablaufenden Modell falsche Verletzungen der Mindest-Pulsbreite für M20K-Speicherblöcke in Stratix® V I2 Speedgrade-Geräten sehen. Dieses Problem ist auf ein falsches Timing-Modell für Stratix V I2 Speedgrade-Geräte zurückzuführen.
In Tabelle 2-27 des Kapitels Stratix V Geräte (PDF) im Stratix V Gerätehandbuch finden Sie nähere Informationen zu den Leistungsspezifikationen für Speicherblocks für Stratix V Geräte.
Wenn Sie die Speicher innerhalb der Spezifikation arbeiten, können die Verletzungen der minimalen Pulsfrequenz sicher ignoriert werden.
Dieses Problem wurde ab der Quartus II Softwareversion 12.0 behoben.