Artikel-ID: 000077877 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.09.2012

Warum führt mein Design, das in einer früheren Version von Quartus II erfolgreich kompiliert wurde, zu einem "No Fit" mit der Fehlermeldung "Error: Can't implement PLL ..." (Fehler: Kann PLL nicht implementieren ...) in Quartus II Version 5.0?

Umgebung

  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung Die Einstellungen für Stratix® II Geräte-PLLs wurden in Version 5.0 von Quartus II aktualisiert. Die Änderungen spiegeln die
    zulässige Einstellungen für das PLL aus der Charakterisierung von Stratix II Geräten. Wenn in Quartus II Version 5.0 ein Fehler auftritt, sind die gewählten Einstellungen nicht mehr gültig. Verwenden Sie das MegaWitool, um die PLL mit korrigierten Einstellungen neu zu erstellen. Wenden Sie sich an Ihren Altera Technischen Support-Vertreter, um weitere Unterstützung zu erhalten.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Stratix® II FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.