Artikel-ID: 000077721 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 02.09.2012

Warum wird die CAS-Latenz von 2 oder 2,5 für DDR SDRAM Altmemphy oder DDR SDRAM High Performance Controller nicht unterstützt?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Der Grund, warum CAS-Latenz von weniger als 3 für DDR SDRAM Altmemphy und DDR SDRAM High Performance Controller nicht unterstützt wird, ist auf den postamble Logikpfad zurückzuführen, der eine minimale Latenz von der Adressausgabe bis zur dqs-Aktivierungszeit hat. Am Stratix® II, Stratix III, Stratix IV zusammen mit Arria® GX- und Arria II GX-Geräte ist diese Latenz zu lang und erfordert daher eine CAS-Latenz von mehr als 2 oder 2,5, um zuverlässig zu funktionieren. Es gibt keine Lösung/Problemumgehung für die Implementierung der CAS-Latenz von 2 oder 2.5.

Sie müssen die CAS-Latenz von 3 selbst für niedrigere Geschwindigkeiten festlegen.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 8 Produkte

เอฟพีจีเอ Arria® GX
เอฟพีจีเอ Stratix® II GX
Stratix® II FPGAs
เอฟพีจีเอ Stratix® IV GX
Stratix® III FPGAs
เอฟพีจีเอ Arria® II GX
เอฟพีจีเอ Stratix® IV GT
เอฟพีจีเอ Stratix® IV E

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.