Artikel-ID: 000077693 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.09.2012

Warum ist TSE-Kern aufgrund eines Fehlers in der generierten SDC-Datei auf Hardware für LVDS-Variante instabil?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Die bestehenden SDC-Beschränkungen in der von TSE generierten SDC-Datei, was dazu führt, dass TSE-Kern auf Hardware für LVDS-Variante instabil ist:

clocks_list festlegen [get_clocks*]

foreach_in_collection Taktfrequenz {
Name festlegen [get_clock_info -name ]
wenn {[ expr [regexp "altera_tse" ] == 1]} {
set_clock_groups -exclusive -group [get_clocks ]
}
}

 

Lösung: Kommentieren Sie die Zeile 410 bis 417 der Zeitbeschränkungsdatei (SDC) und ersetzen Sie sie durch

set_clock_groups – nicht mehr \

-group {altera_tse_mac_rx_clk_0} \

-group {altera_tse_mac_tx_clk_0} \

-group {altera_tse_rx_afull_clk} \

-Group {altera_tse_sys_clk} \

-group {altera_tse_ref_clk \

altera_tse_multi_mac_pcs_pma_inst|the_altera_tse_pma_lvds_rx_0|altlvds_rx_component|auto_generated|rx[0]|clk0 \

altera_tse_multi_mac_pcs_pma_inst|the_altera_tse_pma_lvds_rx_0|altlvds_rx_component|auto_generated|pll|clk[0]}

Dieses Problem wird in zukünftiger Version behoben.
 

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

เอฟพีจีเอ Stratix® IV GX

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.