Artikel-ID: 000077574 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 19.06.2014

Fehler (14024): Der Parameter "mem_if_tcwl" der Instanz "hmc_inst" hat den ihm zugewiesenen rechtswidrigen Wert "TCWL_1". Mögliche Parameterwerte sind: "TCWL_8", "TCWL_7", "TCWL_6", "TCWL_5", "TCWL_4", "TCWL_3", "TCWL_2", "TCWL_0".

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung In der Quartus® II Softwareversion 13.0 wird möglicherweise diese Fehlermeldung beim Kompilieren eines Designs mit der LPDDR2 UniPHY-basierten IP angezeigt.  Dieser Fehler tritt auf, wenn die CAS-Latenz auf 3 eingestellt ist, wenn ein harter Speichercontroller in Ihrem Design verwendet wird.
    Lösung Dieses Problem wurde ab Quartus II Softwareversion 13.1 behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 11 Produkte

    Cyclone® V SX SoC-FPGA
    เอฟพีจีเอ Cyclone® V GT
    เอฟพีจีเอ Cyclone® V GX
    เอฟพีจีเอ Arria® V GZ
    Arria® V SX SoC-FPGA
    Cyclone® V ST SoC-FPGA
    Arria® V ST SoC-FPGA
    เอฟพีจีเอ Arria® V GX
    เอฟพีจีเอ Arria® V GT
    เอฟพีจีเอ Cyclone® V E
    Cyclone® V SE SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.