Artikel-ID: 000077451 Inhaltstyp: Produktinformationen und Dokumente Letzte Überprüfung: 27.02.2019

Wie weise ich einen Nicht-3,0-V-I/O-Standard für nPERST-Pins von Stratix® 10 PCI Express* Hard IP zu?

Umgebung

    Intel® Quartus® Prime Pro Edition
    Avalon-MM Intel® Stratix® 10 Hard IP für PCI Express*
    Avalon-ST Intel® Stratix® 10 Hard IP für PCI Express*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

In einigen Stratix® 10-FPGA-Designs wird die 3-V-E/A-Bank nicht als 3,0-V-Signaleingang und -ausgang verwendet. Und VCCIO3V wird an die Stromversorgung angeschlossen, die nicht 3,0 V beträgt, sondern als 1,8 V oder 1,2 V, die dieselbe Leistungsebene mit anderen Bänken teilen könnte.

Unter dieser Bedingung muss den dedizierten Pins nPERST[L,R][0:2] ein Nicht-3,0-V-I/O-Standard zugewiesen werden.

Der Fitter-Fehler kann also auftreten, wenn nPERST[L,R][0:2] -Pins einem 3,0-V-I/O-Standard ohne zusätzliche Zuweisungen zugewiesen werden.

Lösung

Fügen Sie Ihrer QSF-Datei "set_instance_assignment -name USE_AS_3V_GPIO ON -to <signal>" hinzu, wenn Sie absichtlich versuchen, einen Nicht-3,0-V-Standard für diesen Pin zu verwenden.

Zum Beispiel:

set_instance_assignment -name IO_STANDARD "1,8 V" -to pcie_rstn_pin_perst -entity pcie_example_design
set_instance_assignment -name USE_AS_3V_GPIO ON -to pcie_rstn_pin_perst -entity pcie_example_design

Zugehörige Produkte

Dieser Artikel bezieht sich auf 4 Produkte

Intel® Stratix® 10 GT SoC-FPGA
เอฟพีจีเอ Intel® Stratix® 10 MX
เอฟพีจีเอ Intel® Stratix® 10 GX
เอฟพีจีเอ Intel® Stratix® 10 TX

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte es Widersprüche zwischen der englischsprachigen Version dieser Seite und der Übersetzung geben, gilt die englische Version. Englische Version dieser Seite anzeigen.