In einigen Stratix® 10-FPGA-Designs wird die 3-V-E/A-Bank nicht als 3,0-V-Signaleingang und -ausgang verwendet. Und VCCIO3V wird an die Stromversorgung angeschlossen, die nicht 3,0 V beträgt, sondern als 1,8 V oder 1,2 V, die dieselbe Leistungsebene mit anderen Bänken teilen könnte.
Unter dieser Bedingung muss den dedizierten Pins nPERST[L,R][0:2] ein Nicht-3,0-V-I/O-Standard zugewiesen werden.
Der Fitter-Fehler kann also auftreten, wenn nPERST[L,R][0:2] -Pins einem 3,0-V-I/O-Standard ohne zusätzliche Zuweisungen zugewiesen werden.
Fügen Sie Ihrer QSF-Datei "set_instance_assignment -name USE_AS_3V_GPIO ON -to <signal>" hinzu, wenn Sie absichtlich versuchen, einen Nicht-3,0-V-Standard für diesen Pin zu verwenden.
Zum Beispiel:
set_instance_assignment -name IO_STANDARD "1,8 V" -to pcie_rstn_pin_perst -entity pcie_example_design
set_instance_assignment -name USE_AS_3V_GPIO ON -to pcie_rstn_pin_perst -entity pcie_example_design