Diese Fehlermeldung wird möglicherweise angezeigt, wenn Sie das goldene Beispieldesign aus dem Intel® Stratix® TX Signal Integrity Development Kit-Paket unter der Intel® Quartus® Prime Pro Edition Software Version 19.1 und neuer kompilieren.
Dies liegt daran, dass das goldene Beispieldesign von der Intel® Quartus® Prime Pro Edition Software Version 18.1 stammt, wobei der Intel® Stratix® 10 E-tile Transceiver Referenz-Takt-I/O-Standard als "LVDS" beschränkt ist. Und die Regel zur Software-I/O-Standardüberprüfung wird in der Intel® Quartus® Prime Pro Edition Software Version 19.1 und neuer geändert.
Um diesen Fehler zu vermeiden, sollte der I/O-Standard des Intel® Stratix® 10 E-Kachel-Transceiver-Referenztakts wie folgt als "Differential LVPECL" im Zuweisungseditor oder in der Quartus® Settings File (.qsf) beschränkt sein.
set_instance_assignment -name IO_STANDARD "DIFFERENTIAL LVPECL" -zu xxx