Ja, die Anforderungen an den ATX PLL-Abstand gelten bei der Verwendung von Konfigurationsprofilen in der ATX PLL IP mit Intel® Arria® 10 Geräten.
Wenn Ihre ATX PLL IP- und FPLL IP-Komponenten die Konfigurationsprofilfunktion zur Neukonfiguration auf verschiedene Datenraten verwenden, müssen Sie manuell überprüfen, ob die Abstandsanforderung für alle Konfigurationsprofilkombinationen erfüllt ist.
Eine kritische Warnung sollte von der Intel Quartus Prime Software erstellt werden, wenn die ATX PLL zu ATX PLL oder ATX PLL zu FPLL Abstandsanforderung verletzt wird. Unten sehen Sie eine kritische Warnung.
Kritische Warnung(18499): ATX PLL sind zu nahe an ATX PLL . Bei den ATX PLL VCO-Frequenzen zwischen 7,2 GHz und 11,4 GHz müssen zwei ATX-PLLs mit der gleichen VCO-Frequenz (innerhalb von 100 MHz) betrieben werden, und sie müssen 7 ATX PLLs voneinander entfernt werden.
Im unten stehenden Beispiel wird jedoch keine kritische Warnung von der Intel Quartus Prime Software erstellt.
ATXPLL beschränkt auf den Standort HSSIPMALCPLL_1CB
Profil 0 = 10G3 (Standard bei der Kompilierungszeit)
Profil 1 = 12G5
ATXPLL beschränkt auf den Standort HSSIPMALCPLL_1CT
Profil 0 = 10G3
Profil 1 = 12G5 (Standard bei der Kompilierungszeit)
Die Intel Arria 10 ATX PLL zu ATX PLL und ATX PLL zu fPLL-Abstandsanforderung ist in "3.1.1" dokumentiert. Übertragungs-PLLs Abstandsrichtlinie bei Verwendung von ATX PLLs und fPLLs" Abschnitt des Intel Arria 10 Transceiver PHY IP UserGuide.