Aufgrund der auto Adaptation Module (FSM) in der 25G Ethernet-Intel FPGA IP, wenn Sie während der IP-Generation die Option Enable auto adaptation triggering for RX PMA CTLE/FPIE Mode aktivieren aktivieren, wird der Transceiver-Toolkit-Betrieb unterbrochen, wenn das FSM die Hintergrundkalibrierung auf H-Kachelproduktionsgerät ein- und ausschaltet. Daher wird der Kanal im Transceiver-Toolkit nicht angezeigt. Für Geräte ohne Hintergrundkalibrierung wie L-Kachelproduktionsgerät enthält das automatische Anpassungsmodul FSM keine Zustände zum Ein- und Ausschalten der Hintergrundkalibrierung. Dieses Problem ist nicht betroffen.
Erste Problemumgehung: Deaktivieren Sie die Option Enable auto adaptation triggering for RX PMA CTLE/BEREITE Mode , um dieses Problem zu beheben.
Zweiter Problemumgehung: Wenn Sie die Aktivierung der automatischen Adaptation Triggering für den RX PMA CTLE/SPD-Modus aktiviert haben, schreiben Sie 1'b1 zu bit[0] von 0x343 Registrieren, um das automatische Anpassungsmodul FSM in einen Leerlaufzustand zu halten, bevor Sie das Transceiver-Toolkit starten, damit der Transceiver-Kanal im Transceiver-Toolkit angezeigt wird. Schließen Sie das Transceiver-Toolkit, bevor Sie 1'b0 zu bit[0] von 0x343 registrieren, um das automatische Anpassungsmodul FSM erneut zu starten, damit die Systemkonsole nicht hängt.
Unten sehen Sie die Schritte, die Sie befolgen sollten, wenn Sie das Intel Stratix10® 25G Ethernet-Intel FPGA IP Design-Beispiel verwenden und das Intel® Stratix10® H-Kachelproduktionsgerät anvieren und die Option "Automatische Adaptationsauslösung für RX PMA CTLE/-Modus aktivieren" aktiviert ist.®
- Geben Sie in der Systemkonsole cd hwtest ein, um zum Ordner TCL scripts zu navigieren.
- Geben Sie source main.tcl ein, um die main.tcl-Datei zu laden.
- Geben Sie für ein Einzelkanal-Designbeispiel reg_write 0x343 0x1 ein, um das automatische Anpassungsmodul FSM im Leerlauf zu halten.
- Für Beispiel für das Design über mehrere Kanäle,
- Geben Sie reg_write 0x343 0x1 für Kanal 0 ein
- Geben Sie reg_write 0x10343 0x1 für Kanal 1 ein
- Geben Sie reg_write 0x20343 0x1 für Kanal 2 ein
- Geben Sie reg_write 0x30343 0x1 für Kanal 3 ein
- Starten Sie das Transceiver-Toolkit, dann sehen Sie die 25 Gbit/s Transceiver-Kanäle.
Führen Sie diese Schritte aus, nachdem Sie das Transceiver-Toolkit verwendet haben:
- Schließen Sie das Transceiver-Toolkit.
- Geben Sie für ein Einzelkanal-Designbeispiel reg_write 0x343 0x0 ein, um das automatische Anpassungsmodul FSM erneut zu starten.
- Für Beispiel für das Design über mehrere Kanäle,
- Geben Sie reg_write 0x343 0x0 für Kanal 0 ein
- Geben Sie reg_write 0x10343 0x0 für Kanal 1 ein
- Geben Sie reg_write 0x20343 0x0 für Kanal 2 ein
- Geben Sie reg_write 0x30343 0x0 für Kanal 3 ein
Sowohl der 25G Ethernet Intel® Stratix® 10 FPGA IP Benutzerhandbuch UG-20109 als auch 25G Ethernet Intel® Stratix® 10 FPGA IP Design Example UG-201 10 werden aktualisiert, um diese zusätzlichen Schritte für den Einsatz des Transceiver Toolkits auf dem H-Tile Produktionsgerät aufzunehmen, wenn in der Intel® Quartus® Prime Pro Edition Software Version 20.1 die Option Automatische Adaptationsauslösung für RX PMA CTLE/TEILNAHME aktiviert ist.