Die Quartus® II Software meldet diesen Fehler, wenn Sie bei Cyclone® V-Geräten eine falsche nPERSTL*-Pin-Zuordnung zur PCI Express Hard IP-Standortzuweisung vornehmen.
Pin nPERSTL0 ist mit dem oberen linken PCI Express (PCIe) Hard IP-Block verbunden, und nPERSTL1 ist mit dem unteren linken PCIe HIP-Block verbunden.
Hinweis: Diese Zuordnung ist dem von Stratix® V und Arria® V gegenüber.
Um dieses Problem zu umgehen, ändern Sie rtl wie unten beschrieben, oder aktualisieren Sie auf Quartus II Softwareversion v13.1
Unten sehen Sie die Schritte zum Umschalten auf den Soft-Reset-Controller:
1) Öffnen Sie die .v-Datei, in der altpcie_cv_hip_ast_hwtcl instanziiert wird (z. B. ...\pcie_lib\top.v)
2) Suchen Sie nach dem Parameter hip_hard_reset_hwtcl und ändern Sie seinen Wert in 0 (Null).
3) Deaktivieren pin_perst Eingabeport auf der IP-Instanz zu Hardwire pin_perst bis 1'b1 (z. B. \top_hw.v).
- Beispiel: .pcie_rstn_pin_perst (1\'b1)
4) Fahren Sie weiter NPOR Eingabe mit ursprünglichem Reset-Signal, um den Kern und die Anwendungslogik zurückzusetzen.