Ja, Quartus II Timing-Analyse verwendet gekennzeichnete Paketverzögerungen, die in den Geräte-Timing-Modellen enthalten sind.
Die Paketverzögerungsnummer ist in die CELL-Verzögerung integriert, die vom Quartus II Timing-Analyzer gemeldet wird. Beispielsweise wird die CELL-Verzögerung für eine Eingabestift-Zuführen eines Registers wie folgt vom Classic Timing Analyzer gemeldet:
Info: Die längste Pin-Registrierungsverzögerung beträgt 5,260 ns
Info: 1: IC (0,000 ns) CELL (0,000 ns) = 0,000 ns; Loc. = PIN_AD24; Fanout = 2; PIN-Knoten = "d_in[1]"
Info: 2: IC (0,000 ns) CELL (3,260 ns) = 5,260 ns; Loc. = IOC_X0_Y25_N2; Fanout = 1; REG Node = "outputreg"
Info: Gesamtzellenverzögerung = 3,260 ns ( 100,00 % )
Die CELL-Verzögerung von 3,26 ns im oben genannten Beispiel enthält alle I/O-Puffer, Verzögerungskette und Paketverzögerungen.
Die CELL-Verzögerung für ein Register, das einen Ausgabestift eingibt, wird wie folgt gemeldet:
Info: Die längste Register-to-Pin-Verzögerung beträgt 5,420 ns
Info: 1: IC (0,000 ns) CELL (0,000 ns) = 0,000 ns; Loc. = LC_X35_Y1_N9; Fanout = 9; REG Node = "inst4"
Info: 2: IC (2,916 ns) CELL (2,504 ns) = 5,420 ns; Loc. = PIN_H10; Fanout = 0; PIN-Knoten = "yvalid" (yvalid)
Info: Gesamtzellenverzögerung = 2,504 ns (46,20 % )
Info: Gesamt-Verbindungsverzögerung = 2,916 ns (53,80 % )
Die CELL-Verzögerung von 2,504 ns im oben genannten Beispiel enthält alle I/O-Puffer, Verzögerungskette und Paketverzögerungen.