Artikel-ID: 000076759 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 29.12.2019

Schwerwiegender Fehler: Segmentverletzung: fehler address=0x30 bei der Kompilierung eines Projekts mit der Intel® Arria® 10 PHYLite IP

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • Externe Speicherschnittstellen für Intel® Arria® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in den Intel® Quartus® Prime Pro Edition Software-Versionen 19.3, 19.2, 19.1 und 18.1 sehen Sie möglicherweise die folgenden Fehlermeldungen beim Kompilieren für die Intel Arria® 10 PHYLite IP mit einer Datenbreiteneinstellung wie 24. Dieses Problem tritt auf, wenn ein x36 PHYLite (der 4 I/O-Lanes instanziiert) weniger als 27 I/Os hat (was 3 I/O-Lanes erfordert), und daher hat die "dangling" 4. I/O-Lane keinen Puffer, der die Fehler verursacht.

    Schwerwiegender Fehler: Segmentverletzung: fehlerhafte adresse=0x30, PC=0x7fe2165bd868: 0x7fe2165bd868: periph_emif! EMIF_GEN6_EMIF_SYSTEM:create_dq_group_cells() 0x1cc

    Modul: quartus_fit

    Stapelüberwachung:

    0xf935: ERR_UNWINDER_BACKTRACE::get_stack_trace (void const**, int, int, void*) 0x101 (ccl_err)

    0x73360: msg_ie_get_call_stack(void*) 0xfb (ccl_msg)

    0x74863: MSG_INTERNAL_ERROR::report_fatal (Char const*, void*) 0x3f (ccl_msg)

    Lösung

    Dieses Problem wird ab der Intel® Quartus® Prime Pro Edition SoftwareVersion 20.1 behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Arria® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.