Bei der Intel® Quartus® Prime Software hängt die Puffergröße der Platform Designer Interconnect von zwei Faktoren ab:
1. Maximale ausstehende Lesetransaktionen von einer Avalon Slave-IP (z. B. Intel Arria® 10 EMIF-IP)
2. Burstcount-Breite der Avalon MM-Schnittstelle
Die maximal anstehenden Lesetransaktionen der EMIF-IP können jedoch nicht geändert werden und werden auf einen festen Wert von 64 gesetzt, um die EMIF-Effizienz zu maximieren.
Um dieses Problem zu umgehen, reduzieren Sie die Burstcount-Breite der Avalon-MM-Slave-Schnittstelle, um die Puffergröße der Intel® Arria® 10-EMIF-IP zu reduzieren.