Artikel-ID: 000076756 Inhaltstyp: Produktinformationen und Dokumente Letzte Überprüfung: 22.02.2019

Wie kann die Puffergröße der Intel® Arria® 10 External Memory Interface (EMIF) IP kontrolliert werden, um die Ram-Blocks-Nutzung im FPGA Gerät zu reduzieren?

Umgebung

    Externe Speicherschnittstellen für Intel® Arria® 10 FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Bei der Intel® Quartus® Prime Software hängt die Puffergröße der Platform Designer Interconnect von zwei Faktoren ab:

1. Maximale ausstehende Lesetransaktionen von einer Avalon Slave-IP (z. B. Intel Arria® 10 EMIF-IP)

2. Burstcount-Breite der Avalon MM-Schnittstelle

Die maximal anstehenden Lesetransaktionen der EMIF-IP können jedoch nicht geändert werden und werden auf einen festen Wert von 64 gesetzt, um die EMIF-Effizienz zu maximieren.

Lösung

Um dieses Problem zu umgehen, reduzieren Sie die Burstcount-Breite der Avalon-MM-Slave-Schnittstelle, um die Puffergröße der Intel® Arria® 10-EMIF-IP zu reduzieren.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® Arria® 10 FPGAs und SoC FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.