Artikel-ID: 000076729 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 19.12.2019

Warum tritt der BAR-Offset der MSI-X Tabelle und PBA für Intel® Stratix® 10 PCI Express* Hard IP nicht in Kraft?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • Avalon-MM Intel® Stratix® 10 Hard IP für PCI Express*
  • Avalon-ST Intel® Stratix® 10 Hard IP für PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Aufgrund des Problems der Intel® Quartus® Prime Pro Software treten der in der GUI für Intel® Stratix® 10 PCI Express* Hard IP angegebene MSI-X Table BAR Offset und PBA nicht in Kraft. Dies kann mit dem Befehl "lspci" auf dem Linux Betriebssystem angezeigt werden.

    Daher wird die MSI-X-Funktionalität nicht korrekt funktionieren, da die Adresse der MSI-X-Tabelle das PBA überlagert.

    Dieses Problem wirkt sich auf die folgenden IP-Kerne aus:

    Intel® Stratix® 10-Avalon®-MM-Schnittstelle für PCI Express*

    Intel® Stratix® 10-Avalon®-ST-Schnittstelle für PCI Express*

    Avalon®-MM-Intel® Stratix® 10 Hard IP für PCI Express*.

    Lösung

    Dieses Problem wurde ab der Intel® Quartus® Prime Pro Edition Software Version 19.3 behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Stratix® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.