Artikel-ID: 000076722 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.09.2012

Warum funktioniert die Clock-Switchover-Funktion nicht korrekt, wenn eine Simulation einer Stratix enhanced phase-locked loop (PLL) mit zwei ausgerichteten Taktfrequenzen durchgeführt wird?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung Die Clock-Switch-Over-Funktion simuliert in diesem Fall aufgrund eines Problems mit den PLL-Modellen im Quartus nicht korrekt.®II Softwareversion 2.2. Wenn die ansteigenden Kanten der beiden PLL-Takte gleichzeitig auftreten, verfetzt das PLL-Simultionsmodell während einer Taktumschaltung den Taktrand der zweiten Eingangsuhr.

Dieses Problem tritt nicht auf, wenn Ihre beiden Takte nicht am Netzwerkrand ausgerichtet sind.

Dieses Problem wurde in der Quartus II Softwareversion 2.2 SP1 behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® programmierbare Geräte

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.