Artikel-ID: 000076626 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 09.09.2020

Warum kann die CDR nicht im 25G-Modus gesperrt werden, wenn die E-Tile Hard IP for Ethernet verwendet wird, wenn die PHY-Referenzfrequenz auf 312,5 MHz auf dem Intel® Stratix® 10 und den Intel Agilex® 7 Geräten eingestellt ist?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Software Version 20.4 und früher kann die CDR nicht im 25G-Modus gesperrt werden, wenn die E-Tile Hard IP für Ethernet verwendet wird, wenn die PHY-Referenzfrequenz auf 312,5 MHz eingestellt ist.

     

     

     

     

    Lösung

    Dieses Problem hat keine Problemumgehung, da der 312,5 MHz nicht im unterstützten Bereich für die E-Tile PHY IP liegt. Verwenden Sie stattdessen eine Referenz-Taktfrequenz von 156,25 MHz oder 322.265625 MHz.

     

    Diese 312,5-MHz-Referenztaktfrequenzoption ist in Intel® Quartus® Prime Pro Edition Software Version 21.1 festgelegt.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    Intel® Agilex™ FPGAs und SoC FPGAs
    Intel® Stratix® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.