Artikel-ID: 000076580 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 29.07.2020

Warum kann die RAM:2-PORT-IP nicht generiert werden, wenn der Emulate TDP-Dual-Clock-Modus verwendet wird?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • RAM 2-PORT Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Intel® Quartus® Prime Edition-Softwareversion 20.2 und früher wird möglicherweise "Error: ram_2port_0.dcfifo_in: "How deep the FIFO be ?" angezeigt. (GUI_Depth) xxx liegt außerhalb des Bereichs", wenn der Emulate TDP-Dual-Clock-Modus der RAM:2-PORT IP verwendet wird.

    Dies liegt daran, dass der Wert von " Wie viele Wörter im Speicher" in Tabulatorbreiten/Blk-Typ außerhalb des Bereichs liegt. Es kann nur als 2^n (1<n<18) eingestellt werden, wenn der Emulate TDP-Dual-Clock-Modus verwendet wird.

    Lösung

    Es ist keine Problemumgehung erforderlich. Legen Sie einen korrekten Wert für die Anzahl der Wörter im Speicher im Tabulatorbreiten/Blk-Typ fest, 2^n (1<n<18), wenn Sie den Emulate-TDP-Zweitaktmodus verwenden.

    Zukünftige Versionen der Intel® Quartus® Prime Pro Edition Software sollen erweitert werden, um eine Fehlermeldung in der IP-GUI zu generieren, wenn der Wert von Wörtern des Speichers außerhalb des Bereichs liegt.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    Intel® Agilex™ FPGAs und SoC FPGAs
    Intel® Stratix® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.