Artikel-ID: 000076495 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 05.04.2017

Seriallite III Beispieldesign, Fehler: "undefinierter Verweis auf "main"

Umgebung

    Intel® Quartus® Prime Pro Edition
    Serieller Lite III Streaming Intel® Arria® 10 FPGA IP
    Serieller Lite III Streaming Intel® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Wenn Sie das Skript batch_script.sh auf Seriallite_iii Beispieldesign ausführen, kann dieser Fehler "undefinierter Verweis auf "main" (nicht definierter Verweis auf 'main') angezeigt werden.

Lösung

Um dieses Problem zu umgehen:

Durchschneiden Sie die Datei "demo_control.c" im Verzeichnis ./ed_hwtest (./ed_hwtest/demo_control.c) und fügen Sie sie in das Verzeichnis ./ed_hwtest/software/src/ ein (./ed_hwtest/software/src/demo_control.c)

Zugehörige Produkte

Dieser Artikel bezieht sich auf 5 Produkte

เอฟพีจีเอ Arria® V GZ
Intel® Arria® 10 FPGAs und SoC FPGAs
เอฟพีจีเอ Stratix® V GS
เอฟพีจีเอ Stratix® V GT
เอฟพีจีเอ Stratix® V GX

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.