Artikel-ID: 000076470 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 27.08.2013

Warum ändert meine ausgewählte Altpll-Takt-Ausgabe die Phase nicht, wenn ich einen Phasenschritt mit der Dynamic-Phase-Stepping-Funktion führe, selbst wenn die Altpll-Ausgabesignal-Phase-Done-Impulse in Stratix III und Cyclone III-Geräten n...

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Bei Stratix® III und Cyclone® III-Geräten können Designs, die die Dynamic-Phase-Stepping-Funktion verwenden, Situationen sehen, in denen der falsche Ausgabetakt phasenverändert ist, wenn der phasecounterselect[] Port durch eine Konstante gespeist wird. Dies betrifft die Quartus® II Design-Softwareversion 7.2 SP3 und zuvor.

    Wenn diese Situation auftritt, fügen Sie zusätzliche Logik vor dem altpll phasecounterselect[] Port ein oder registrieren Sie die Konstante, die diesen Port speist. Im letzteren Fall müssen Sie möglicherweise das Preserve-Attribut verwenden, um zu verhindern, dass die Register entfernt werden.

     

    Lösung

    Dies wird in der Quartus II Software Version 13.0 behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Stratix® III FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.