Artikel-ID: 000076426 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 16.03.2020

Warum wird die E-Kachel Hard IP Intel® Stratix® 10 25G Ethernet zu CPRI Dynamic Reconfiguration Design Example Modelsim Simulation nie enden?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • 25G Ethernet Intel® FPGA IP
  • Intel® CPRI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Version 19.3 Software bleibt der Designbeispiel-Modellim-Simulationslauf in der letzten Phase der dynamischen Neukonfiguration stecken und schließt die Simulation nicht aus.

    • Anzahl INFO: Beginn der dynamischen Rekonfiguration: 2,4 G CPRI --> 25G PTP RSFEC
    Lösung

    Dieses Problem ist ab der Intel® Quartus® Prime Pro Edition Version 19.4 Software behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Stratix® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.