Artikel-ID: 000076417 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 12.10.2020

Warum zeigt die Intel® FPGA P-Tile Avalon® Memory-Mapped IP for PCI Express* GUI eine falsche Datenbusbreite und Taktfrequenz an?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • Avalon-MM Intel® Stratix® 10 Hard IP für PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Intel® FPGA P-Tile Avalon® Memory-mapped IP für PCI Express* für die Intel® Quartus® Prime Pro Edition Software Version 20.2 wird die GUI falsche Datenbusbreite und Taktfrequenz anzeigen.

    Lösung

    Die Intel® FPGA P-Tile Avalon® Memory-Mapped IP for PCI Express* User Guide, Table PHY Clock and Application Clock Frequencys, listet die korrekten Werte der Datenbreiten und der Anwendungs-Taktfrequenz (p_app_clk) für die Intel® FPGA P-Tile Avalon® Memory-Mapped IP for PCI Express* auf.

    https://www.intel.com/content/www/us/en/programmable/documentation/aib1557867923977.html#rsc1567029023459

     

    Dieses Problem wird voraussichtlich in einer zukünftigen Version der Intel® Quartus® Prime Pro Edition Software behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    Intel® Agilex™ 7 FPGAs und SoC-FPGAs der F-Reihe
    Intel® Stratix® 10 DX FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.