Artikel-ID: 000076395 Inhaltstyp: Installation und Setup Letzte Überprüfung: 14.10.2015

Warum weist mein Design Timing-Verletzungen auf, wenn es in der Quartus® II Softwareversion 15.0 kompiliert wird?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Quartus® II Softwareversion 15.0 Update 1 und Update 2 für Windows kann ihr Design das Timing fehlschlagen, wenn es die folgenden Bedingungen erfüllt:

    1. Das Zielgerät ist ein Stratix® V oder Arria® V GZ
    2. Das Design implementiert Transceiver

    Die Quartus® II SoftwareVersion 15.0 Update 1 und Update 2 für Linux ist von diesem Problem nicht betroffen.

    Lösung

    Um dieses Problem zu beheben, laden Sie über die unten stehenden Links das passende Patch für Ihre Quartus® II Version herunter und installieren Sie es. Vor der Installation des Patches müssen Sie die Quartus® II Software-Version installieren.

    Dieses Problem wurde ab Version 15.1 der Quartus® Prime Software behoben.

      Zugehörige Produkte

      Dieser Artikel bezieht sich auf 2 Produkte

      Arria® V FPGAs und SoC FPGAs
      Stratix® V FPGAs

      Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.