Artikel-ID: 000076240 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 24.09.2019

Warum schlägt die VCS*-Simulation für den Beispiel-Designtest der 25G-Ethernet-Intel® Stratix®-10-FPGA-IP-Variante mit den ausgewählten PTP-, RSFEC- und VHDL-Optionen fehl?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • 25G Ethernet Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Software Version 19.3 und früher wird die VCS*-Simulation des Testbenchs des Beispieldesigns auf die 25G-Ethernet-Intel® Stratix®-10-FPGA-IP-Variante mit den ausgewählten PTP-, RSFEC- und VHDL-Optionen in VCS mit "Cross-Module Reference Resolution Error" fehlschlagen.

     

     

    Lösung

    Führen Sie die folgenden Schritte durch, um dieses Problem zu umgehen:

    1.) Navigieren Sie zum "example_testbench/" Verzeichnis des Beispieldesigns

    2.) Öffnen Sie die Datei "basic_avl_tb_top.sv".

    3.) Kommentar aus Zeile 40:

                defparam singleport1588_s10gxt_inst.s10_top.alt_e25s10_0.SIM_SHORT_AM = 1'b1;

    4.) Simulation neu kompilieren

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Stratix® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.