Artikel-ID: 000076238 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 02.06.2014

Interner Fehler: Untersystem: SIN, Datei: /quartus/tsm/sin/sin_micro_tnodes_dag.cpp, Zeile: 626

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Dieser Fehler kann in der Quartus® II Softwareversion(en) 12.0sp2 und früher angezeigt werden, wenn der EDA Netlist Writer ausgeführt wird, um IBIS-Modelle für Designs zu erstellen, die auf die Arria® V-Reihe ausgerichtet sind.

     

    Dieser Fehler wird ausgelöst, wenn die Port-Liste für die Designdatei der obersten Ebene differentiale Pin-Paare enthält und die negative Pin(n) vor dem positiven Stift (p) des gleichen Paares aufgeführt ist.

     

    Lösung

    Um dieses Problem in der Quartus II Software version 12.0SP2 und früher zu beheben, stellen Sie sicher, dass Ihre Designdatei der obersten Ebene die positiven (p) Pins verschiedener Paare vor der negativen (n) Komplement-Pin auflistet.
     
    Dieses Problem wird voraussichtlich in einer zukünftigen Version der Quartus II Software behoben werden.


     

     

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 4 Produkte

    เอฟพีจีเอ Arria® V GT
    เอฟพีจีเอ Arria® V GX
    เอฟพีจีเอ Arria® V GZ
    Arria® V SX SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.