Artikel-ID: 000076228 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.09.2012

Warum verhält sich mein abgeleiteter RAM in der Quartus II SoftwareVersion 5.1 anders als in Version 5.0?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Wenn der Quartus®II Software Version 5.1 inferiert RAM-Blocks aus Ihrem Quellcode, die integrierte Quartus II Synthese kann die Logik rund um den RAM-Block implementieren, wobei die Taktfrequenz die Eingabe des RAM ermöglicht. Dies kann zu einem anderen Verhalten als Quartus II Software Version 5.0 und früher führen. Dieses Problem tritt nicht auf, wenn Sie einen MegaWi saharaierten RAM-Block oder ein Synthesetool von Drittanbietern verwenden.

Dieses Problem wurde ab Version 6.0 der Quartus II Software behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Stratix® II FPGAs

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.