Artikel-ID: 000076224 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 03.11.2016

Warum generiert der Viterbi Megacore eine falsche RR-Bus-Breite?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung Aufgrund eines Problems in der Viterbi Megacore® Version 16.0 und früher ist die Berechnung der rr Bus-Breite immer n*softbit gleich, daher ist die rr Bus-Breite falsch, wenn Sie den TCM-Modus wählen.
Lösung

Um dieses Problem zu beheben:

1. Öffnen Sie die altera_vit_ii_parameters.tcl-Datei aus dem folgenden Verzeichnis.
\ip\altera\dsp\altera_vit_ii\src\tcl_libs

2. Kommentieren Sie Zeile 414 und fügen Sie dann das folgende Skript hinzu
        wenn { == "T" } {
set_parameter_value rr_size [Expr**2]
} else {
set_parameter_value rr_size [expr*]
}

3. Quartus® erneut öffnen und MegaCore erneut generieren

Dieses Problem wird voraussichtlich in einer zukünftigen Version der Quartus Prime Software behoben werden.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® programmierbare Geräte

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.