Aufgrund eines Problems in der Quartus® II Softwareversion 11.0 und neuer kann der Design Assistant eine D102-Warnung für eine Taktübertragung innerhalb Nios® II Prozessors melden, wenn das JTAG Debug-Modul aktiviert ist. D102 gibt die Warnmeldung "Mehrere Datenbits, die über die Clock-Domains übertragen werden, werden synchronisiert, aber nicht alle Bits können in der Empfänger-Takt-Domain ausgerichtet sein". Der Name des Quellknotens ist für diese Verletzung *_jtag_debug_module_tck|sr
und der Source-Clock-Name ist altera_reserved_tck
.
Diese Warnung kann sicher ignoriert werden.