Artikel-ID: 000076190 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 08.04.2013

Warum meldet der Design Assistant die D102-Warnung für eine Taktübertragung innerhalb des Nios II Prozessors?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • Intel® Nios® II Prozessor
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Quartus® II Softwareversion 11.0 und neuer kann der Design Assistant eine D102-Warnung für eine Taktübertragung innerhalb Nios® II Prozessors melden, wenn das JTAG Debug-Modul aktiviert ist. D102 gibt die Warnmeldung "Mehrere Datenbits, die über die Clock-Domains übertragen werden, werden synchronisiert, aber nicht alle Bits können in der Empfänger-Takt-Domain ausgerichtet sein". Der Name des Quellknotens ist für diese Verletzung *_jtag_debug_module_tck|srund der Source-Clock-Name ist altera_reserved_tck.

    Lösung

    Diese Warnung kann sicher ignoriert werden.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.