Artikel-ID: 000076117 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 04.11.2013

Möglicher Simulationsfehler im direkten Kalibrierungsmodus

Umgebung

    Intel® Quartus® II Anmeldungs-Edition
    Simulation
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Dieses Problem betrifft DDR2-, DDR3- und LPDDR2-Produkte.

Arria V oder Cyclone V externe Speicherschnittstellen, die die Hard-Memory-Controller und wurden in der Quartus II Software generiert Version 13.0 SP1 oder älter kann zu Simulationsfehlern auftreten im Skip-Kalibrierungsmodus, wenn Sie RTL auf einen neueren migrieren Version der Quartus II Software.

Lösung

Die Problemumgehung für dieses Problem besteht darin, Ihre IP-Adresse erneut zu aktivieren. die aktuelle Version der Quartus II Software, bevor Sie versuchen um ein Design zu simulieren, das in Version 13.0 SP1 oder früher erstellt wurde.

Dieses Problem wird in einer zukünftigen Version behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 2 Produkte

Arria® V FPGAs und SoC FPGAs
Cyclone® V FPGAs und SoC FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.