Artikel-ID: 000075870 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 18.11.2011

Minimale Fehler bei der Pulsbreite für externe UniPHY-Speicherschnittstellen

Umgebung

    Intel® Quartus® II Anmeldungs-Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Designs, die auf Stratix V-Geräte ausgerichtet sind und höhere Geschwindigkeiten haben als Bei 500 MHz kann es zu einem minimalen Zeitablaufsfehler der Pulsbreite sein.

Lösung

Für dieses Problem gibt es keine Problemumgehung.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Stratix® V FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.