Artikel-ID: 000075834 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 23.08.2012

Warum schlägt die PLL-Neukonfiguration für Dynamic Phase Shift fehl, wenn die Altera PLL-Neukonfigurations-Megafunktion auf Stratix V- und Arria V-Geräten verwendet wird?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Wenn Sie die Altera® PLL-Neukonfigurations-Megafunktion für Dynamic Phase Shift verwenden, wird eine Neukonfiguration nicht auftreten, wenn das Startregister unmittelbar nach der Erstellung des Dynamic-Phase-Shift-Registers geschrieben wird.  Dies wird sich zeigen, da das Waitrequest-Signal auf der Avalon-MM-Schnittstelle nicht bestätigt wird.

    Dies ist auf einen Fehler in der Megafunktion zurückzuführen, der in einer zukünftigen Version der Quartus® II Software behoben werden wird.

    Lösung

    Um eine Neukonfiguration sicherzustellen, muss zwischen dem ersten Schreiben in das Dynamic_Phase_Shift-Register und dem Schreiben in das Startregister mindestens ein mgmt_clk Zyklus vorhanden sein.

    Weitere Informationen zum Betrieb der Altera PLL-Neukonfiguration von MegaFunction finden Sie unter AN661: Implementierung einer plL-Neukonfiguration mit ALTERA_PLL und ALTERA_PLL_RECONFIG Megafunctions (PDF).

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 6 Produkte

    เอฟพีจีเอ Stratix® V E
    เอฟพีจีเอ Stratix® V GT
    เอฟพีจีเอ Stratix® V GS
    เอฟพีจีเอ Arria® V GX
    เอฟพีจีเอ Arria® V GT
    เอฟพีจีเอ Stratix® V GX

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.