Artikel-ID: 000075829 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.01.2016

Warum sehe ich Zeitverstöße im Intel® MAX® 10 FPGA On-Chip-Flash in der Intel® Quartus® Prime Software Version 15.1?

Umgebung

    Intel® Quartus® Prime Design Software
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Aufgrund eines Problems im Timing-Modell in der Intel® Quartus® Prime Software Version 15.1 sehen Sie möglicherweise Timing-Verletzungen im Intel MAX® 10 FPGA On-Chip Flash im folgenden Register:

*altera_onchip_flash_block:altera_onchip_flash_block |drdout[0]

Beachten Sie, dass dieses Register sowohl die Quelle als auch das Ziel für die Halteverletzung ist.

Lösung

Diese Verletzung ist falsch und kann ignoriert werden. Dieses Problem wurde in der Intel Quartus Prime Software v15.1.1 behoben

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® MAX® 10 FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.