Artikel-ID: 000075818 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 02.07.2013

Arria V und Cyclone V Hard IP für PCI Express IP Cores Link Training Intable auf Gen3 Maschinen

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Das Link-Training auf Gen3-Maschinen kann für die Arria instabil sein V und Cyclone V Hard IP für PCI Express IP-Cores in Version 12.0 SP2 der Quartus II Software. Altera hat dieses Problem bei Mainboards beobachtet mit den Intel Ivy Bridge und Sandy Bridge Prozessoren.

    Lösung

    Dieses Problem wurde in einer Version 12.1 der Quartus II Software behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    Arria® V FPGAs und SoC FPGAs
    Cyclone® V FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.