Aufgrund eines Problems mit Intel® Quartus® Prime Software wird Intel® Cyclone® V-Gerät, das 6 Transceiver-Kanäle und zwei PCIe* Hard IPs umfasst, ein Problem sehen, bei dem das serdes_pll_locked Signal der oberen PCIe* Hard IP nicht gesperrt werden kann. Die niedrigere PCIe Hard IP hat dieses Problem nicht und funktioniert korrekt.
Um dieses Problem zu beheben, führen Sie das Skript enable_rx_pma_direct.xml oben in der von Quartus generierten SOF-Datei aus.
Führen Sie das Skript über die Befehlszeile aus, wie unten gezeigt, laden Sie das .xml-Skript von hier herunter und führen Sie es aus dem gleichen Verzeichnis wie die Quartus-Projektdatei (.qpf) aus.
quartus_asm -e -x enable_rx_pma_direct.xml