Artikel-ID: 000075561 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 14.07.2021

Warum ist die Bereitschaftstoleranz kleiner als die Leselatenz von RX- und TX Avalon®Streaming-Schnittstellen in der Intel® Arria® 10 Hard IP für PCI Express?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • Intel® Arria® 10 Cyclone® 10 Hard IP für PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Softwareversion 21.2 und früher werden möglicherweise die Werte für die Bereitschaftslatenz und die Bereitschaftszulage von RX und TX Avalon® Streaming auf "3" und "0" angezeigt, was im Widerspruch zur Avalon® Streaming-Spezifikation steht, wonach die Bereitschaftszulage gleich oder größer als die Bereitschaftslatenz sein sollte.

    Lösung

    Die Bereitschaftszulage ist in der Tat die gleiche wie die Bereitschaftslatenz. Sie können diesen Anzeigefehler ignorieren.

    Dieses Problem soll in einer zukünftigen Version der Intel® Quartus® Prime Pro Edition-Software behoben werden.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Arria® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.