Dieses Verhalten kann in Quartus® II SoftwareVersion 10.0 auftreten, wenn Ihr Design über eine der folgenden zwei MegaCore-Funktionen® verfügt:
- QDR II und QDR II SRAM Controller mit UniPHY v10.0
- RLDRAM II Controller mit UniPHY v10.0
Die Warnungen treten auf, da alle Projektdateien mit Synopsys Design Constraint (.sdc) erneut gelesen werden, wenn die DDR-Aufgabe für den Bericht im TimeQuest Timing Analyzer ausgeführt wird.
Um dieses Problem zu beheben, ändern Sie die _report_timing.tcl mit den folgenden Schritten:
- Suchen Sie die folgende Zeile:
if { ![string match *GUI*DDR* [get_current_timequest_report_folder]] } {
- Ersetzen Sie die Zeile durch die folgenden zwei Zeilen:
set signoff_mode $::quartus(ipc_mode)
if { ![string match *GUI*DDR* [get_current_timequest_report_folder]] && !} {
Dieses Problem wird voraussichtlich in einer zukünftigen Version der Quartus II Software behoben.